Fichier:AVX registers.svg

Le contenu de la page n’est pas pris en charge dans d’autres langues.
Un livre de Wikilivres.

Fichier d’origine(Fichier SVG, nominalement de 330 × 350 pixels, taille : 33 kio)

Description

Description Registers introduced with AVX (Advanced Vector Extensions). SSE registers are aliased as lower parts of YMM0..YMM7. Registers YMM8..YMM15 are available when the processor works in 64-bit mode.
Date
Source Travail personnel
Auteur Wojciech Muła
Autorisation
(Réutilisation de ce fichier)
public domain

Conditions d’utilisation

Public domain Moi, propriétaire des droits d’auteur sur cette œuvre, la place dans le domaine public. Ceci s'applique dans le monde entier.
Dans certains pays, ceci peut ne pas être possible ; dans ce cas :
J’accorde à toute personne le droit d’utiliser cette œuvre dans n’importe quel but, sans aucune condition, sauf celles requises par la loi.

Légendes

Ajoutez en une ligne la description de ce que représente ce fichier

Éléments décrits dans ce fichier

dépeint

image/svg+xml

15feb63d25bff05aea5a97730db45bcb620705e3

34 095 octet

350 pixel

330 pixel

Historique du fichier

Cliquer sur une date et heure pour voir le fichier tel qu'il était à ce moment-là.

Date et heureVignetteDimensionsUtilisateurCommentaire
actuel1 juin 2012 à 22:52Vignette pour la version du 1 juin 2012 à 22:52330 × 350 (33 kio)XAVeRYThe previous drawing was a bit wrong. The lower halves of all YMM registers are always aliased to their respective XMM registers, including those available only in 64-bit mode (8-15). Reference : Intel Basic Architecture, Chapter 13.1.1 "256-Bit Wide S...
7 avril 2008 à 15:32Vignette pour la version du 7 avril 2008 à 15:32330 × 350 (25 kio)Wojciech mulaalign labels
6 avril 2008 à 14:41Vignette pour la version du 6 avril 2008 à 14:41330 × 350 (27 kio)Wojciech mulafixed
6 avril 2008 à 14:35Vignette pour la version du 6 avril 2008 à 14:35350 × 420 (28 kio)Wojciech mula{{Information |Description=Registers introducted with AVX (Advanced Vector Extensions). SSE registers are aliased as lower parts of YMM0..YMM7. Registers YMM8..YMM15 are available when processor work in 64-bit mode. |Source=self-made |Date= |Author= [[U

Usage global du fichier

Les autres wikis suivants utilisent ce fichier :