Historique de la page
26 avril 2022
10 avril 2022
14 mars 2022
4 mars 2022
16 novembre 2021
aucun résumé de modification
m+442
aucun résumé de modification
m+15
aucun résumé de modification
m−147
aucun résumé de modification
m+204
aucun résumé de modification
m+2 170
25 novembre 2020
10 novembre 2020
→Les fences et barrières mémoires
m−133
→La consistance mémoire
m+102
→Consistance mémoire
m+35
→L'exemple avec le x86
m−1 052
→Le speculative Lock Elision
m−241
→La mémoire Transactionnelle Matérielle
m−237
→L'atomicité
m−488
→Atomicité
m−1 643
→Le protocole à état Owned
m−207
→Les protocoles à état Exclusif
m−17
→Les protocoles à état Shared
m+423
→Les protocoles à état Exclusif
m−111
→Les protocoles à état Shared
m−423
→Les protocoles à état Shared
m−75
→La cohérence des caches
m−692
→Les avantages et inconvénients des caches dédiés/partagés
m−348
→Cohérence des caches
m+110
→Partage des caches
m−668
→L'exemple du X86
m+2
→L'exemple du X86
m+19
→L'exemple du X86
m−78
→Les interruptions inter-processeurs
m−46
→Interruptions inter-processeurs
m+8
→Types de multicœurs
m−631
10 octobre 2020
7 mars 2020
6 novembre 2019
11 juin 2019
9 mars 2018
aucun résumé de modification
m+24
→Protocole à état Owned
m−24
→Protocoles à état Exclusif
m−22
→Protocoles à état Shared
m−22
→Architecture hybride
m−11
→Partage des caches
m+1
→Architecture hybride
m+2
aucun résumé de modification
m−75
→Partage des caches
m→Partage des caches
m+20